班級(jí)規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號(hào)) |
每期人數(shù)限3到5人。 |
上課時(shí)間和地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號(hào)線白銀路站) 【深圳分部】:電影大廈(地鐵一號(hào)線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(hào)(中和大道) 【沈陽(yáng)分部】:沈陽(yáng)理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開課時(shí)間(周末班/連續(xù)班/晚班):2020年3月16日 |
實(shí)驗(yàn)設(shè)備 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
★實(shí)驗(yàn)設(shè)備請(qǐng)點(diǎn)擊這兒查看★ |
質(zhì)量保障 |
1、培訓(xùn)過(guò)程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費(fèi)提供課后技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
課程大綱 |
|
- 數(shù)字集成電路前端設(shè)計(jì)培訓(xùn)
數(shù)字集成電路前端設(shè)計(jì)培訓(xùn)
培訓(xùn)目標(biāo)
幫助學(xué)員熟悉典型數(shù)字ASIC/SOC開發(fā)流程,課程結(jié)束后能夠獨(dú)立完成數(shù)字電路的所有前端設(shè)計(jì)工作,并具備中級(jí)以上的數(shù)字設(shè)計(jì)水平。
?
培訓(xùn)對(duì)象
電子、通信、計(jì)算機(jī)等相關(guān)專業(yè)本科畢業(yè),一年以上工作經(jīng)驗(yàn)的在職工程師;
電子、通信、計(jì)算機(jī)等相關(guān)專業(yè)較高年級(jí)在讀研究生;
一般高校需要項(xiàng)目經(jīng)驗(yàn)的任課教師。
?
培訓(xùn)內(nèi)容
1.UWB項(xiàng)目介紹,立項(xiàng)分析、實(shí)現(xiàn)方案的規(guī)劃。
2.VLSI系統(tǒng)的設(shè)計(jì)方法學(xué),時(shí)序分析法、基于Snopsys EDA Tools Chain實(shí)現(xiàn)的完整ASIC設(shè)計(jì)流程、數(shù)字設(shè)計(jì)庫(kù)的介紹,分析、創(chuàng)建,及使用。
3.編碼及仿真技巧。編碼規(guī)范、RTL驗(yàn)證仿真技術(shù)、門級(jí)仿真技術(shù)。
4.綜合技術(shù)。基于DC的綜合技巧,關(guān)注受綜合約束驅(qū)動(dòng)的設(shè)計(jì),時(shí)序路徑、時(shí)序弧、基于TCL的綜合運(yùn)行和綜合結(jié)果的關(guān)鍵信息分析。
5.靜態(tài)時(shí)序分析技術(shù)。基于PT的靜態(tài)時(shí)序分析策略,選取、過(guò)程處理、基于TCL的靜態(tài)時(shí)序分析運(yùn)行,關(guān)鍵信息分析。
6.可測(cè)試設(shè)計(jì)技術(shù)。基于DFT compiler和TetraMax的DFT技術(shù),DFT技術(shù)的算法、基本的測(cè)試設(shè)計(jì)流程、基于TCL的DFT設(shè)計(jì)實(shí)現(xiàn)。
7.形式驗(yàn)證技術(shù)。基于Formality的形式驗(yàn)證方法、基于匹配策略的形式驗(yàn)證技術(shù)、基于TCL的形式驗(yàn)證過(guò)程。
8.功耗控制技術(shù)。基于PrimePower的功耗分析技術(shù),基于Power Compiler的時(shí)鐘門控技術(shù)、基于數(shù)字單元庫(kù)的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時(shí)鐘門控技術(shù)的實(shí)現(xiàn)。
9.LAYOUT設(shè)計(jì)流程。基于ASTRO的芯片Layout技術(shù)及基于SPEF反標(biāo)提取的PostLayout相關(guān)數(shù)字流程,包含在PostLayout中的網(wǎng)表提取、參數(shù)提取、形式驗(yàn)證、靜態(tài)實(shí)現(xiàn)驗(yàn)證、門級(jí)功能仿真、功耗分析。
10.UWB項(xiàng)目開發(fā)過(guò)程中的各種電路優(yōu)化手段。
11.ASIC設(shè)計(jì)流程的高級(jí)話題,例如跨時(shí)鐘域信號(hào)的處理,同步撫慰電路設(shè)計(jì)及相關(guān)流程處理等設(shè)計(jì)技巧。
12.FPGA設(shè)計(jì)技巧。介紹FPGA的物理構(gòu)成,實(shí)現(xiàn)技術(shù)、約束技術(shù)、使用技巧等。
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
?
? ?
?
?
?
?
?
"
|